CE2006-10 | スケーリングされたトランジスタに適応した高耐圧オペアンプ設計 石田光一・アティット タマタカーン(東大),石黒仁揮(東芝),桜井貴康(東大) |
CE2006-11 | 1.5V-CMOS動作オンチップ相変化RAM回路技術 半澤 悟・長田健一・河原尊之・竹村理一郎(日立),北井直樹(日立超LSIシステムズ),高浦則克・松崎 望・黒土健三・守谷浩志(日立),茂庭昌弘(ルネサステクノロジ) |
CE2006-12 | ナノ秒オーダーで変移可能なオンチップ電源回路向けVDDホッピングアクセラレータ 鬼塚浩平・桜井貴康(東大) |
CE2006-13 | Zigzag Power-gating,Dual-VTH/VDDおよびMicro-VDD-hoppingを用いた低リーク電力FPGAの設計 チャン クワン カイン(東大),川口 博(神戸大),桜井貴康(東大) |
CE2006-14 | ≪招待講演≫Cell Broadband Engine 概要〜その設計思想と応用例 〜 林 宏雄(東芝) |
CE2006-15 | データマイニングのためのラフ集合演算プロセッサの設計 松本光弘・大倉昌夫・塚原彰彦・金杉昭徳(東京電機大) |
CE2006-16 | 多値・二値ハイブリッドコンテクストスイッチング信号を用いたマルチコンテクストFPGAのアーキテクチャ 中谷好博・張山昌論・亀山充隆(東北大) |
CE2006-17 | ウィンドウ並列・ピクセル並列アーキテクチャに基づくステレオビジョンプロセッサ 横山直人・張山昌論(東北大),小林康浩(小山高専),亀山充隆(東北大) |
CE2006-18 | Footless Dual-Rail Domino Circuit with Self-Timed Preharge Scheme in SOI Technology KinHooi Dia・Ruotong Zheng・Makoto Ikeda・Kunihiro Asada(Univ. of Tokyo) |
CE2006-19 | ダイナミック電源雑音によるディジタル信号遅延変動の評価 深澤光弥・永田 真(神戸大) |