映像情報メディア学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
技報オンライン
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2023-10-12 16:30
[チュートリアル講演]再構成可能なデバイスによる不正アクセス防御システムの技術開発
佐藤友暁北星学園大
抄録 (和) テレワーク等の普及によって多様な場所でインターネットを使用する機会が増加している.同時に,移動通信システムと無線LANシステムの技術が急速に進化し,高速で大容量なデータ転送が可能になっている.しかしながら,これらの新たな環境においても情報セキュリティの確保は不可欠である.そのため,不正アクセス防御システム (Intrusion Pretension System : IPS)を用いた監視と防御が一つの選択肢とされている.しかしながら,従来の不正アクセス防御システムは組織内のネットワークでの監視と防御に特化しており,異なる環境下での実装には,高速動作と低消費電力を両立させる処理の必要性が挙げられる.本稿では,多様な環境で有用な不正アクセス防御システムの現状を紹介する.また,再構成可能なデバイスを活用した不正アクセス防御機能の開発事例を紹介し,同時にこれまでの再構成可能なデバイスの問題点を克服するために進行中のプロセッサの開発についても述べる.このプロセッサは,高速かつ低消費電力の特性を備え,多様な環境下での情報セキュリティを維持するための重要なステップになる. 
(英) The frequency of Internet use continues to increase in telework and remote work environments. Concurrently, there has been rapid advancement in the technology of mobile communication systems and wireless LANs, enabling large-capacity data transfer. However, in these emerging environments, ensuring information security remains crucial. Therefore, monitoring and defense through the utilization of Intrusion Prevention Systems (IPSs) have been considered as a viable option. Nevertheless, conventional IPSs have been used to monitor packets on networks within organizations. The operations of an IPS under diverse network environments requires processing that achieves both high-speed operations and low power consumption. This paper introduces the current status of IPSs that are useful in a variety of environments. In particular, we will introduce an example of the development of an IPS function that utilizes reconfigurable devices, and at the same time discuss the ongoing development of processors to overcome the problems of conventional reconfigurable devices. This processor has the characteristics of high-speed operations and low power consumption, and will be an important step toward realizing IPSs in a variety of environments.
キーワード (和) IPS / IDS / 高速低消費電力処理 / 再構成可能デバイス / ASIC-FPGA協調設計 / / /  
(英) IPS / IDS / high-speed low-power processing / reconfigurable devices / ASIC-FPGA co-design / / /  
文献情報 映情学技報
資料番号  
発行日  
ISSN Online edition: ISSN 2424-1970
PDFダウンロード

研究会情報
研究会 IEICE-SIS BCT  
開催期間 2023-10-12 - 2023-10-13 
開催地(和) ヒストリア宇部 
開催地(英) HISTORIA UBE 
テーマ(和) システム実現技術, 近距離通信応用システム, 知的マルチメディア処理システム,放送技術および一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 IEICE-SIS 
会議コード 2023-10-SIS-BCT 
本文の言語 日本語 
タイトル(和) 再構成可能なデバイスによる不正アクセス防御システムの技術開発 
サブタイトル(和)  
タイトル(英) Technical Development of Intrusion Prevention Systems with Reconfigurable Devices 
サブタイトル(英)  
キーワード(1)(和/英) IPS / IPS  
キーワード(2)(和/英) IDS / IDS  
キーワード(3)(和/英) 高速低消費電力処理 / high-speed low-power processing  
キーワード(4)(和/英) 再構成可能デバイス / reconfigurable devices  
キーワード(5)(和/英) ASIC-FPGA協調設計 / ASIC-FPGA co-design  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 佐藤 友暁 / Tomoaki Sato / サトウ トモアキ
第1著者 所属(和/英) 北星学園大学 (略称: 北星学園大)
Hokusei Gakuen University (略称: Hokusei Gakuen Univ.)
第2著者 氏名(和/英/ヨミ) / /
第2著者 所属(和/英) (略称: )
(略称: )
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2023-10-12 16:30:00 
発表時間 40分 
申込先研究会 IEICE-SIS 
資料番号  
巻番号(vol) vol.47 
号番号(no)  
ページ範囲  
ページ数  
発行日  


[研究会発表申込システムのトップページに戻る]

[映像情報メディア学会ホームページ]


ITE / 映像情報メディア学会